Affordable Access

Untersuchung allgemeiner Eigenschaften, Optimierung und integrierte Realisierung logischer Schaltungen mit hystereseförmiger Übertragungskennlinie

Authors
Publisher
Universitätsbibliothek Chemnitz
Publication Date
Keywords
  • Digital
  • Signalübertragung
  • Schwellwerte
  • Schaltpunkte
  • Hysterese
  • Zufallssignale
  • Schaltkreis
  • Realisierung
  • Messung
  • Pl1
  • Layout
  • Signal Transmission
  • Threshold Values
  • Hysteresis
  • Random Signals
  • Integrated Circuit
  • Implemenation
  • Measurements
  • Layout
  • Ddc:600
  • Ddc:620

Abstract

Zur Verbesserung der Störsicherheit bei der digitalen Signalübertragung wird eine Hysterese in die Übertragungskennlinie des Gatters eingefügt. Der Einfluss der Höhe der beiden Schwellwerte auf die Anzahl der auftretenden Fehler wird mittels eines Rechnerprogrammes untersucht. Ein Zufallsgenerator erzeugt Signale in verschiedenen Höhen und Breiten, die sich den ungestörten Signalen überlagern. Es erfolgt eine Umsetzung einer integrierten Schaltung auf einem TTL Master. Die Schaltung wird mittels eines eigens entwickelten Netzwerkanalyseprgrammes berechnet. Messergebnisse werden mitgeteilt.

There are no comments yet on this publication. Be the first to share your thoughts.