Affordable Access

ЯДРО С АППАРАТНЫМ РАСПАРАЛЛЕЛИВАНИЕМ ВЫПОЛНЕНИЕМ ПРОГРАММ

Authors
Publisher
National Aviation University
Publication Date
Keywords
  • ядро мікроконтролера
  • переривання
  • арифметичний пристрій
  • мультиплексування
  • УДК 621.382
  • ядро микроконтроллера
  • прерывание
  • арифметическое устройство
  • мультиплексирование
  • Microcontroller Core
  • Break
  • Arithmetic Unit
  • Multiplexing
  • Udc 621.382

Abstract

Создание ядра, которое будет выполнять инструкции каждой подпрограммы по очереди, позволит существенно не увеличивать количество аппаратных ресурсов при решении сложных задач. Такой подход позволяет экономить такты, обработчик прерывания начинает выполняться почти сразу после прихода прерывания, хоть и на меньшей эффективной частоте, но это позволяет выполнить сброс флагов или сохранения результата работы периферии быстрее, чем это делается обычно. Ядро имеет набор команд которые ничем не уступают наборам у существующих ядер, поэтому может использоваться в тех же отраслях, что и другие ядра. Скорость выполнения в 1 MIPS на 1 МГц и наличие распараллеливания дает возможность выполнять на нем сложные программы критичные ко времени исполнения. Показан новый путь развития микроконтроллеров. Представленную архитектуру можно существенно усложнять за счет увеличения количества потоков, выполняемых параллельно, добавление новых команд и вычислительных блоков.

There are no comments yet on this publication. Be the first to share your thoughts.